AM3352BZCZA100
მახასიათებლები
1-გჰც-მდე Sitara™ ARM® Cortex®
-A8 32-ბიტიანი RISC პროცესორი
- NEON™ SIMD კოპროცესორი
– 32KB L1 ინსტრუქცია და 32KB მონაცემთა ქეში ერთი შეცდომით
გამოვლენა
– 256 KB L2 ქეში შეცდომის გამოსწორების კოდით (ECC)
– 176 KB On-Chip Boot ROM
- 64 KB გამოყოფილი ოპერატიული მეხსიერება
– ემულაცია და გამართვა – JTAG
- შეფერხების კონტროლერი (128-მდე შეფერხების მოთხოვნა)
ჩიპზე მეხსიერება (საზიარო L3 RAM)
– 64 KB ზოგადი დანიშნულების ჩიპზე მეხსიერების კონტროლერი (OCMC) RAM
- ხელმისაწვდომია ყველა ოსტატისთვის
- მხარს უჭერს შეკავებას სწრაფი გაღვიძებისთვის
გარე მეხსიერების ინტერფეისები (EMIF)
- mDDR (LPDDR), DDR2, DDR3, DDR3L
კონტროლერი
– mDDR: 200-MHz საათი (400-MHz მონაცემთა სიხშირე)
– DDR2: 266-MHz საათი (532-MHz მონაცემთა სიხშირე)
– DDR3: 400-MHz საათი (800-MHz მონაცემთა სიხშირე)
– DDR3L: 400-MHz საათი (800-MHz მონაცემთა სიხშირე)
– 16-ბიტიანი მონაცემთა ავტობუსი
- 1 GB სულ მისამართების ადგილი
- მხარს უჭერს ერთი x16 ან ორი x8 მეხსიერების მოწყობილობის კონფიგურაციას
- ზოგადი დანიშნულების მეხსიერების კონტროლერი (GPMC)
- მოქნილი 8-ბიტიანი და 16-ბიტიანი ასინქრონული მეხსიერების ინტერფეისი შვიდი ჩიპის არჩევით (NAND, NOR, Muxed-NOR, SRAM)
– იყენებს BCH კოდს 4-, 8- ან 16-ბიტიანი ECC-ის მხარდასაჭერად
- იყენებს ჰემინგის კოდს 1-ბიტიანი ECC-ის მხარდასაჭერად
- შეცდომების ლოკატორის მოდული (ELM)
– გამოიყენება GPMC-თან ერთად სინდრომის პოლინომებიდან მონაცემთა შეცდომების მისამართების დასადგენად, რომლებიც გენერირებულია BCH ალგორითმის გამოყენებით
– მხარს უჭერს 4-, 8- და 16-ბიტიან 512-ბაიტზე ბლოკის შეცდომის ადგილმდებარეობას BCH ალგორითმებზე დაყრდნობით
პროგრამირებადი რეალურ დროში ერთეულის ქვესისტემა და სამრეწველო კომუნიკაციის ქვესისტემა (PRU-ICSS)
- მხარს უჭერს პროტოკოლებს, როგორიცაა EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ და სხვა
- ორი პროგრამირებადი რეალურ დროში ერთეული (PRU)
– 32-ბიტიანი დატვირთვა/შენახვა RISC პროცესორი, რომელსაც შეუძლია იმუშაოს 200 MHz-ზე
- 8KB ინსტრუქციის ოპერატიული მეხსიერება ერთი შეცდომის გამოვლენით (პარიტეტი)
- 8KB მონაცემთა RAM ერთი შეცდომის გამოვლენით (პარიტეტი)
- ერთციკლიანი 32-ბიტიანი მულტიპლიკატორი 64-ბიტიანი აკუმულატორით
- გაძლიერებული GPIO მოდული უზრუნველყოფს ShiftIn/Out მხარდაჭერას და პარალელურად დაჭერას გარე სიგნალზე
– 12KB საერთო ოპერატიული მეხსიერება ერთი შეცდომის გამოვლენით (პარიტეტი)
– სამი 120-ბაიტიანი რეესტრის ბანკი, რომლებიც ხელმისაწვდომია თითოეული PRU-სთვის
– შეფერხების კონტროლერი (INTC) სისტემის შეყვანის მოვლენების მართვისთვის
– ადგილობრივი ურთიერთდაკავშირების ავტობუსი შიდა და გარე ოსტატების დასაკავშირებლად PRU-ICSS-ის შიგნით არსებულ რესურსებთან
- პერიფერიული მოწყობილობები PRU-ICSS-ის შიგნით:
- ერთი UART პორტი ნაკადის კონტროლის ქინძისთავებით,
მხარს უჭერს 12 Mbps-მდე
- ერთი გაძლიერებული გადაღების (eCAP) მოდული
– ორი MII Ethernet პორტი, რომლებიც მხარს უჭერენ სამრეწველო
Ethernet, როგორიცაა EtherCAT
- ერთი MDIO პორტი
დენის, გადატვირთვისა და საათის მართვის (PRCM) მოდული
- აკონტროლებს ლოდინის და ღრმა ძილის რეჟიმების შესვლას და გამოსვლას
- პასუხისმგებელია ძილის თანმიმდევრობით, დენის დომენის გამორთვის თანმიმდევრობით, გაღვიძების თანმიმდევრობით და დენის დომენის ჩართვის თანმიმდევრობით
- საათები
- ინტეგრირებული 15-დან 35-მჰც-მდე მაღალი სიხშირე
ოსცილატორი გამოიყენება სხვადასხვა სისტემის და პერიფერიული საათებისთვის საცნობარო საათის შესაქმნელად
- მხარს უჭერს ინდივიდუალური საათის ჩართვას და გამორთვას
კონტროლი ქვესისტემებისა და პერიფერიული მოწყობილობებისთვის
შემცირებული ენერგიის მოხმარების ხელშეწყობა
- ხუთი ADPLL სისტემის საათების შესაქმნელად
(MPU ქვესისტემა, DDR ინტერფეისი, USB და პერიფერიული მოწყობილობები [MMC და SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD პიქსელის საათი)